零零教育信息网 首页 > 图书 > 科技 > 正文 返回 打印

基于Xilinx Vivado的数字逻辑实验教程

  2020-07-11 00:00:00  

基于Xilinx Vivado的数字逻辑实验教程 本书特色

本书以xilinx公司的vivado fpga设计套件为基础,以xilinx大学计划(xilinx university program,xup)的artix-7板卡为硬件平台,将数字逻辑设计与硬件描述语言verilog hdl相结合,循序渐进地介绍了基于xilinx vivado的数字逻辑实验的基本过程和方法。本书主要内容包括硬件开发平台介绍、软件平台介绍、fpga设计实例、组合逻辑电路实验、时序逻辑电路实验、数字逻辑设计和接口实验及数字逻辑综合实验。书中包含大量的设计实例,内容翔实、系统、全面。

基于Xilinx Vivado的数字逻辑实验教程 内容简介

 本书内容是基于vivado设计套件和xup a7板卡进行安排的,利用85个例程,详细介绍了数字逻辑实验的基本设计方法。内容由浅入深,循序渐进,学生易于接受,不仅有利于学生对理论知识的消化吸收,而且对实践操作具有直接指导意义。 

基于Xilinx Vivado的数字逻辑实验教程 目录

目    录第1章  硬件开发平台介绍 11.1  xilinx fpga器件 11.1.1  xilinx公司简介 11.1.2  xilinx的fpga器件系列 21.2  xilinx大学计划板卡 51.3  主电路及外围接口电路 61.4  xup板卡测试 21第2章  软件平台介绍 232.1  vivado设计套件 232.1.1  vivado软件安装流程 242.1.2  ip封装器、集成器和目录 282.1.3  标准化xdc约束文件 292.1.4  工程命令语言 292.1.5  vivado设计套件的启动方法 302.1.6  vivado设计套件的界面 312.2  fpga设计流程 372.2.1  vivado套件的设计流程 372.2.2  设计综合流程 392.2.3  设计实现流程 422.3  硬件描述语言 452.3.1  vhdl简介 462.3.2  verilog hdl简介 49第3章  fpga设计实例 563.1  基于原理图的设计实例 563.1.1  简易数字钟实验原理 563.1.2  实验流程 573.2  基于verilog hdl的设计实例 803.2.1  设计要求 803.2.2  实验操作步骤 813.3  74系列ip封装设计实例 913.3.1  ip核分类 913.3.2  ip封装实验流程 923.3.3  调用封装后的ip 100第4章  组合逻辑电路实验 1044.1  逻辑门电路 1044.1.1  基本及常用的逻辑门 1044.1.2  与非门电路的简单应用 1104.2  多路选择器 1124.2.1  2选1多路选择器 1134.2.2  4选1多路选择器 1144.2.3  4位2选1多路选择器 1174.2.4  74ls253的ip核设计及应用 1194.2.5  74ls151的ip核设计 1224.3  比较器 1234.3.1  4位比较器 1244.3.2  74ls85的ip核设计及应用 1274.3.3  利用数据选择器74ls151设计2位比较器 1304.4  译码器 1314.4.1  3线-8线译码器 1314.4.2  74ls138的ip核设计及应用 1334.4.3  数码管显示 1354.5  编码器 1424.5.1  二进制普通编码器 1424.5.2  二进制优先编码器 1444.5.3  74ls148的ip核设计 1454.6  编码转换器 1474.6.1  二进制-bcd码转换器 1474.6.2  格雷码转换器 1514.7  加法器 1524.7.1  半加器 1524.7.2  全加器 1534.7.3  4位加法器 1534.8  减法器 1574.8.1  半减器 1574.8.2  全减器 1574.9  乘法器 1594.10 除法器 163第5章  时序逻辑电路实验 1695.1  锁存器和触发器 1695.1.1  锁存器 1695.1.2  触发器 1705.1.3  74ls74的ip核设计及应用 1765.2  寄存器 1785.2.1  基本寄存器 1785.2.2  移位寄存器 1825.2.3  74ls194的ip核设计及应用 1895.3  计数器 1915.3.1  二进制计数器 1925.3.2  n进制计数器 1955.3.3  任意波形的实现 2015.3.4  74ls161的ip核设计及应用 2025.4  脉冲宽度调制 2085.5  时序逻辑电路综合设计 210第6章  数字逻辑设计和接口实验 2216.1  有限状态机 2216.1.1  moore状态机和mealy状态机 2216.1.2  有限状态机设计例程 2216.2  *大公约数 2346.2.1  gcd算法 2356.2.2  改进的gcd算法 2436.3  整数平方根 2476.3.1  整数平方根算法 2486.3.2  改进的整数平方根算法 2556.4  存储器 2596.4.1  只读存储器(rom) 2596.4.2  分布式的存储器 2626.4.3  块存储器 2666.5  vga控制器 2696.5.1  vga的时序 2716.5.2  vga控制器实例 2726.6  键盘和鼠标接口 2926.6.1  键盘 2936.6.2  鼠标 297第 章  数字逻辑综合实验 3067.1  数字钟 3067.2  数字频率计 3107.3  电梯控制器 3147.4  波形发生电路 3207.5  超声波测距仪 3327.6  手机电池保护板 337附录a  basys3电路图 349附录b  引脚约束 356

基于Xilinx Vivado的数字逻辑实验教程 作者简介

2002年7月,哈尔滨工业大学电气工程系本科毕业,获工学学士学位;2005年3月,哈尔滨工业大学深圳研究生院电力电子与电力传动专业硕士研究生毕业,获工学硕士学位;现任电工电子实验教学中心电子学实验室主任,主要从事实验教学和日常管理工作。近年来,获国家教学成果一等奖1项,获黑龙江省教学成果一等奖2项,作为主讲教师建设国家级精品课程1门,作为第二负责人完成国家级精品资源共享课立项。主持校级教学改革项目2项,参与省部级以上教学研究项目4项,主编教材1部,参编教材2部,发表教学研究文章6篇。

基于Xilinx Vivado的数字逻辑实验教程

http://www.00-edu.com/tushu/kj1/202007/2629391.html十二生肖
十二星座