现代数字电路与系统设计(VHDL版)

首页 > 图书 > 科技/2020-08-02 / 加入收藏 / 阅读 [打印]
现代数字电路与系统设计(VHDL版)

现代数字电路与系统设计(VHDL版)

作者:江国强

开 本:32开

书号ISBN:9787121333842

定价:49.9

出版时间:2018-02-01

出版社:电子工业

现代数字电路与系统设计(VHDL版) 本书特色

本书是基于电子设计自动化(EDA)技术编写的,全书共8章,包括VHDL、门电路的设计、组合逻辑电路的设计、触发器的设计、时序逻辑电路的设计、存储器的设计、数字系统的设计和常用EDA软件。数字电路与系统设计都是基于VHDL完成的,每个设计都经过了EDA软件的编译和仿真,或经过EDA试验开发系统平台的验证,确保无误。

现代数字电路与系统设计(VHDL版) 目录

目 录
第1章 VHDL (1)
1.1 VHDL设计实体的基本结构 (1)
1.1.1 库、程序包 (1)
1.1.2 实体 (2)
1.1.3 结构体 (3)
1.1.4 配置 (3)
1.1.5 基本逻辑器件的VHDL描述 (3)
1.2 VHDL语言要素 (6)
1.2.1 VHDL文字规则 (6)
1.2.2 VHDL数据对象 (8)
1.2.3 VHDL数据类型 (9)
1.2.4 VHDL的预定义数据类型 (10)
1.2.5 IEEE预定义的标准逻辑位和矢量 (11)
1.2.6 用户自定义数据类型方式 (11)
1.2.7 VHDL操作符 (12)
1.2.8 VHDL的属性 (14)
1.3 VHDL的顺序语句 (16)
1.3.1 赋值语句 (16)
1.3.2 流程控制语句 (16)
1.3.3 WAIT语句 (22)
1.3.4 ASSERT(断言)语句 (22)
1.3.5 NULL(空操作)语句 (23)
1.4 并行语句 (23)
1.4.1 PROCESS(进程)语句 (23)
1.4.2 块语句 (25)
1.4.3 并行信号赋值语句 (26)
1.4.4 子程序和并行过程调用语句 (28)
1.4.5 元件例化(COMPONENT)语句 (30)
1.4.6 生成语句 (32)
1.5 VHDL的库和程序包 (34)
1.5.1 VHDL库 (35)
1.5.2 VHDL程序包 (35)
1.6 VHDL仿真 (36)
1.6.1 VHDL仿真支持语句 (36)
1.6.2 VHDL测试平台软件的设计 (38)
第2章 门电路的设计 (43)
2.1 用逻辑操作符设计门电路 (43)
2.1.1 四-2输入与非门7400的设计 (44)
2.1.2 六反相器7404的设计 (44)
2.2 三态输出电路的设计 (45)
2.2.1 同相三态输出门的设计 (45)
2.2.2 三态输出与非门的设计 (46)
2.2.3 集成三态输出缓冲器的设计 (47)
第3章 组合逻辑电路的设计 (50)
3.1 算术运算电路的设计 (50)
3.1.1 一般运算电路的设计 (50)
3.1.2 集成运算电路的设计 (58)
3.2 编码器的设计 (62)
3.2.1 普通编码器的设计 (62)
3.2.2 集成编码器的设计 (65)
3.3 译码器的设计 (69)
3.3.1 4线-10线BCD译码器7442的设计 (70)
3.3.2 4线-16译码器74154的设计 (71)
3.3.3 3线-8线译码器74138的设计 (72)
3.3.4 七段显示译码器7448的设计 (74)
3.4 数据选择器的设计 (76)
3.4.1 8选1数据选择器74151的设计 (76)
3.4.2 双4选1数据选择器74153的设计 (77)
3.4.3 16选1数据选择器161mux的设计 (78)
3.4.4 三态输出8选1数据选择器74251的设计 (79)
3.5 数值比较器的设计 (80)
3.5.1 4位数值比较器7485的设计 (81)
3.5.2 8位数值比较器74684的设计 (82)
3.5.3 带使能控制的8位数值比较器74686的设计 (83)
3.6 奇偶校验器的设计 (84)
3.6.1 8位奇偶产生器/校验器74180的设计 (84)
3.6.2 9位奇偶产生器74280 (85)
3.7 码转换器的设计 (86)
3.7.1 BCD编码之间的码转换器的设计 (86)
3.7.2 数制之间的码转换器的设计 (88)
3.7.3 明码与密码转换器的设计 (92)
第4章 触发器的设计 (95)
4.1 RS触发器的设计 (95)
4.1.1 基本RS触发器的设计 (95)
4.1.2 钟控RS触发器的设计 (96)
4.2 D触发器的设计 (97)
4.2.1 D锁存器的设计 (98)
4.2.2 D触发器的设计 (98)
4.2.3 集成D触发器的设计 (99)
4.3 JK触发器的设计 (100)
4.3.1 具有置位端的JK触发器7471的设计 (100)
4.3.2 具有异步复位的JK触发器7472 (101)
4.3.3 具有异步置位和共用异步复位与时钟的双JK触发器7478的设计 (103)
第5章 时序逻辑电路的设计 (105)
5.1 数码寄存器的设计 (105)
5.1.1 8D锁存器74273的设计 (105)
5.1.2 8D锁存器(三态输出)74373的设计 (106)
5.2 移位寄存器的设计 (107)
5.2.1 4位移位寄存器74178的设计 (107)
5.2.2 双向移位寄存器74194的设计 (108)
5.3 计数器的设计 (110)
5.3.1 十进制同步计数器(异步复位)74160的设计 (110)
5.3.2 4位二进制同步计数器(异步复位)74161的设计 (112)
5.3.3 4位二进制同步计数器(同步复位)74163的设计 (114)
5.3.4 4位二进制同步加/减计数器74191的设计 (115)
5.4 专用数字电路的设计 (116)
5.4.1 顺序脉冲发生器的设计 (116)
5.4.2 序列信号发生器的设计 (117)
5.4.3 伪随机信号发生器的设计 (118)
5.4.4 序列信号检测器的设计 (120)

 1/2    1 2 下一页 尾页

工业技术 电子通信 一般性问题

在线阅读