VHDL数字系统设计

首页 > 图书 > 科技/2020-08-02 / 加入收藏 / 阅读 [打印]
VHDL数字系统设计

VHDL数字系统设计

作者:徐向民

开 本:16开

书号ISBN:9787121267307

定价:36.0

出版时间:2015-08-01

出版社:电子工业出版社

VHDL数字系统设计 本书特色

本书凝聚了编者十多年的教学科研经验,分为基础篇与进阶篇,同时兼顾基础理论与工程实践。基础篇共6章,第1章介绍了数字系统概论与eda技术的发展趋势;第2章结合例程系统性介绍vhdl硬件描述语言;第3、4章介绍了基于vhdl的组合逻辑电路、基本时序电路建模方法;第5章介绍了基于asm图的同步时序电路设计方法;第6章介绍了编者自主开发的eda实验平台与基于可编程芯片的数字系统设计流程。进阶篇共3章,深入介绍了仿真、综合、数字系统设计方法。书中*后展示了2个工程实例的设计方法。 本书内容全面,层次递进,系统性强,结合寄存器传输级描述对语法及模块电路进行详细讲解,可以帮助于初学者的快速入门,同时配合编者自主开发的eda实验平台,可以对书中所有例程进行验证。

VHDL数字系统设计 内容简介

该课程已于2010年获批为国家精品课程,2014年获批为国家精品资源共享课。该教材对应的课程“数字系统设计”建有面向全社会开放的课程网站。该课程有全程视频录像,与教材同步。本书涵盖eda数字系统设计整个流程的系统性理论介绍,突出设计方法。本书分为基础篇、进阶篇、实践篇三个部分。由浅入深,引导学生掌握数字系统自顶向下的设计方法。

VHDL数字系统设计 目录

**篇 基础篇 (1)
第1章 数字系统设计与eda技术 (3)
1.1 数字系统概念 (3)
1.2 电子设计发展历史 (4)
1.3 eda技术介绍 (5)
1.3.1 基本特征 (5)
1.3.2 主要内容 (6)
1.3.3 eda设计流程 (8)
1.4 ip核 (9)
1.4.1 软ip (9)
1.4.2 固ip (9)
1.4.3 硬ip (9)
1.5 eda应用与发展趋势 (9)
第2章 vhdl语言基础 (11)
2.1 硬件描述语言的特点 (11)
2.2 vhdl程序基本结构 (11)
2.3 vhdl程序主要构件 (13)
2.3.1 库 (13)
2.3.2 实体 (14)
2.3.3 结构体 (15)
2.4 vhdl数据对象 (16)
2.4.1 常量 (16)
2.4.2 变量 (17)
2.4.3 信号 (17)
2.4.4 信号与变量的比较 (18)
2.5 vhdl数据类型 (19)
2.5.1 标准数据类型 (19)
2.5.2 用户自定义数据类型 (20)
2.5.3 数据类型转换 (21)
2.6 运算符 (21)
2.6.1 算术运算符 (21)
2.6.2 逻辑运算符 (22)
2.6.3 关系运算符 (22)
2.6.4 其他运算符 (22)
2.6.5 运算优先级 (22)
2.7 vhdl基本语句 (23)
2.7.1 并行语句 (23)
2.7.2 顺序语句 (30)
2.7.3 属性描述语句 (35)
2.8 测试基准 (41)
2.9 vhdl程序的其他构件 (41)
2.9.1 块 (41)
2.9.2 函数 (43)
2.9.3 过程 (44)
2.9.4 程序包 (45)
2.10 结构体的描述方法 (47)
第3章 组合逻辑电路建模 (49)
3.1 组合逻辑电路的特点与组成 (49)
3.2 基本逻辑门电路的设计 (49)
3.3 译码器 (51)
3.4 编码器 (52)
3.5 加法器的设计 (53)
3.5.1 半加器与全加器 (53)
3.5.2 四位串行进位加法器 (55)
3.5.3 并行进位加法器 (56)
3.6 其他组合逻辑模块 (58)
3.6.1 选择器 (58)
3.6.2 求补器 (60)
3.6.3 三态门 (61)
3.6.4 缓冲器 (61)
3.6.5 比较器 (63)
3.6.6 只读存储器 (64)
3.6.7 随机存储器 (65)
第4章 基本时序逻辑电路建模 (67)
4.1 锁存器 (67)
4.1.1 rs锁存器 (67)
4.1.2 d锁存器 (69)
4.2 触发器 (70)
4.2.1 d触发器 (70)
4.2.2 带有 输出的d触发器 (72)
4.2.3 jk触发器 (75)
4.2.4 t触发器 (77)
4.3 多位寄存器 (78)
4.4 串进并出型移位寄存器 (79)
4.5 计数器 (80)
4.6 无符号数乘法器 (83)

第5章 同步时序电路设计 (86)
5.1 时序电路的特点与组成 (86)
5.2 设计实例——3位计数器 (88)
5.3 时序电路描述方法 (89)
5.3.1 asm图的组成 (90)
5.3.2 自动售邮票机 (92)
5.3.3 状态分配与编码 (92)
5.3.4 状态*少化 (94)
5.4 asm图的硬件实现 (95)
5.4.1 计数器法 (95)
5.4.2 多路选择器 (96)
5.4.3 定序法 (98)
5.4.4 微程序法 (99)
5.5 有限状态机的vhdl实现 (100)
5.5.1 符号化状态机 (101)
5.5.2 单进程状态机 (104)
5.5.3 双进程状态机 (107)
5.5.4 三进程状态机 (110)
5.6 设计实例1——序列检测器 (113)
5.7 设计实例2——a/d采样控制器 (115)
第6章 开发平台与quartus ii设计流程 (119)
6.1 scut-eda开发平台 (119)
6.2 quartus ii软件设计流程 (120)

 1/2    1 2 下一页 尾页

工业技术 电子通信 通信

在线阅读

  • 最新内容
  • 相关内容
  • 网友推荐
  • 图文推荐